ordon_bg

produktoj

Nova kaj originala LCMXO2-2000HC-4TG144C Integra cirkvito

Mallonga priskribo:

La MachXO2-familio de ultra-malalta potenco, tuj-ŝaltitaj, ne-volatilaj PLD-oj havas ses aparatojn kun densecoj intervalantaj de 256 ĝis 6864 Look-Up Tables (LUToj).Aldone al LUT-bazita, malaltkosta programebla logiko, tiuj aparatoj havas Embedded Block RAM (EBR), Distribuita RAM, Uzanta Flash Memoro (UFM), Phase Locked Loops (PLLoj), antaŭinĝenieritan fontan sinkronan I/O-subtenon, altnivelan agordon. subteno inkluzive de duobla ekfunkciigo kaj harditaj versioj de ofte uzataj funkcioj kiel SPI-regilo, mi2C regilo kaj tempigilo/nombrilo.Ĉi tiuj funkcioj permesas al ĉi tiuj aparatoj esti uzataj en malaltaj kostaj, altvolumaj konsumantoj kaj sistemaj aplikoj.


Produkta Detalo

Produktaj Etikedoj

Produktaj Atributoj

TIPO PRISKRIBO
Kategorio Integraj Cirkvitoj (ICoj)Enkonstruitaj - FPGAoj (Field Programable Gate Array)
Mfr Lattice Semiconductor Corporation
Serio MachXO2
Pako Pleto
Produkta Statuso Aktiva
Nombro de LABoj/CLBoj 264
Nombro de Logikaj Elementoj/Ĉeloj 2112
Totalaj RAM-Bitoj 75776
Nombro de I/O 111
Tensio - Provizo 2.375V ~ 3.465V
Munta Tipo Surfaca Monto
Funkcia Temperaturo 0 °C ~ 85 °C (TJ)
Pako / Kazo 144-LQFP
Provizanta Aparato Pako 144-TQFP (20x20)
Baza Produkta Nombro LCMXO2-2000
SPQ 60/pz

Enkonduko

Kampa programebla pordega tabelo, kiu estas la produkto de plua evoluo surbaze de programeblaj aparatoj kiel PAL, GAL, CPLD ktp.Ĝi aperas kiel duon-kutima cirkvito en la kampo de aplikaj specifaj integraj cirkvitoj (ASICs), kiu ne nur solvas la mankojn de kutimaj cirkvitoj, sed ankaŭ venkas la mankojn de la limigita nombro da originalaj programeblaj aparatoj pordegaj cirkvitoj.

Laborprincipo

La FPGA adoptas novan koncepton de logika ĉela tabelo LCA (Logic Cell Array), kiu inkluzivas tri partojn: agordebla logika modulo CLB, eliga eniga modulo IOB (Input Output Block) kaj interna konekto (Interconnect).La bazaj trajtoj de FPGAoj estas:
1) Uzante FPGA por desegni ASIC-cirkvitojn, uzantoj ne bezonas produkti blatojn por akiri taŭgan blaton.
2) La FPGA povas esti uzata kiel pilota specimeno de aliaj plene personecigitaj aŭ duonadaptitaj ASIC-cirkvitoj.
3) La FPGA havas multe da flip-flops kaj I/O-pingloj interne.
4) La FPGA estas unu el la aparatoj kun la plej mallonga desegna ciklo, la plej malalta disvolva kosto kaj la plej malalta risko en la ASIC-cirkvito.
5) La FPGA adoptas altrapidan CHMOS-procezon, malaltan konsumon, kaj povas esti kongrua kun CMOS kaj TTL-niveloj.
Oni povas diri, ke FPGA-fritoj estas unu el la plej bonaj elektoj por malgrandaj bataj sistemoj por plibonigi sisteman integriĝon kaj fidindecon.

La FPGA estas programita per programo stokita en la sur-blata RAM por agordi sian funkcian staton, do la sur-blata RAM devas esti programita dum laboro.Uzantoj povas uzi malsamajn programajn metodojn laŭ malsamaj agordaj reĝimoj.

Kiam ŝaltita, la FPGA-peceto legas la datumojn de la EPROM en la sur-blatan programan RAM, kaj post kiam la agordo estas kompletigita, la FPGA eniras la laboran staton.Post kiam la potenco estas perdita, la FPGA revenas al blankaj littukoj, kaj la interna logika rilato malaperas, do la FPGA povas esti uzata plurfoje.FPGA-programado ne postulas dediĉitan FPGA-programiston, nur ĝeneraluzeblan EPROM kaj PROM-programiston.Kiam vi bezonas modifi la FPGA-funkcion, simple ŝanĝu la EPROM.Tiamaniere, la sama FPGA, malsamaj programaj datumoj, povas produkti malsamajn cirkvitajn funkciojn.Tial, la uzo de FPGAoj estas tre fleksebla.

Agordaj Reĝimoj

La FPGA havas diversajn agordajn reĝimojn: la paralela ĉefa reĝimo estas FPGA kaj plie EPROM;Majstro-sklava reĝimo povas subteni unu PIECAN PROM-programadon de multoblaj FPGA-oj;Seria reĝimo povas esti programita per seria PROM FPGA;Ekstercentra reĝimo permesas al la FPGA esti utiligita kiel periferio de mikroprocesoro, programita per la mikroprocesoro.

Temoj kiel atingi rapidan tempan fermon, redukti elektrokonsumon kaj koston, optimumigi horloĝadministradon kaj redukti la kompleksecon de FPGA kaj PCB-dezajnoj ĉiam estis ŝlosilaj problemoj por sistemaj dezajninĝenieroj uzantaj FPGAojn.Hodiaŭ, ĉar FPGAoj moviĝas al pli alta denseco, pli granda kapablo, pli malalta energikonsumo kaj pli da IP-integriĝo, sistemaj dezajnaj inĝenieroj profitas el ĉi tiuj superaj prezentoj alfrontante novajn dezajndefiojn pro la senprecedencaj niveloj de rendimento kaj kapablo de FPGAoj.


  • Antaŭa:
  • Sekva:

  • Skribu vian mesaĝon ĉi tie kaj sendu ĝin al ni