LCMXO2-256HC-4TG100C Originala kaj Nova Kun Konkurenciva Prezo En Stoka IC Provizanto
Produktaj Atributoj
Pblibera Kodo | Jes |
Rohs Kodo | Jes |
Parta Viva Ciklokodo | Aktiva |
Ihs Fabrikisto | LATTICE SEMICONDUCTOR CORP |
Parta Pako Kodo | QFP |
Paka Priskribo | LFQFP, |
Pinglo-kalkulo | 100 |
Atingu Konformecan Kodon | obeema |
ECCN-Kodo | EAR99 |
HTS-kodo | 8542.39.00.01 |
Samacsys Fabrikisto | Krado Semikonduktaĵo |
Kroma Trajto | ANKAŬ FUNCIAS ĈE 3,3 V NOMINALA PROPONO |
JESD-30 Kodo | S-PQFP-G100 |
JESD-609 Kodo | e3 |
Longo | 14 mm |
Nivelo de Sentemo al Humideco | 3 |
Nombro de Dediĉitaj Enigaĵoj | |
Nombro de I/O-Linioj | |
Nombro de Enigaĵoj | 55 |
Nombro de Eligoj | 55 |
Nombro de Terminaloj | 100 |
Funkcia Temperaturo-Max | 85 °C |
Funkcia Temperaturo-Min | |
Organizo | 0 DEDICITAJ ENIGOJ, 0 I/O |
Eliga Funkcio | MIXTAS |
Paka Korpa Materialo | PLASTO/EPOXYO |
Paka Kodo | LFQFP |
Paka Ekvivalenta Kodo | TQFP100,.63SQ |
Pako Formo | kvadrato |
Paka Stilo | PLATA PACK, MALALTA PROFILO, BAJNA TONO |
Pakado-Metodo | PLATO |
Pinta Reflua Temperaturo (Cel) | 260 |
Elektroprovizoj | 2,5/3,3 V |
Programebla Logika Tipo | FLASH PLD |
Disvastigo Prokrasto | 7.36 ns |
Kvalifika Statuso | Ne Kvalifikita |
Sesila Alteco-Max | 1,6 mm |
Provizo-Tensio-Max | 3.462 V |
Provizo-tensio-Min | 2.375 V |
Provizo-tensio-Nom | 2,5 V |
Surfaca Monto | JES |
Temperatura Grado | ALIA |
Fina Fino | Matte Stano (Sn) |
Fina Formo | MEVO ALLULO |
Fina Tonalto | 0,5 mm |
Fina Pozicio | QUAD |
Tempo@Pinta Reflua Temperaturo-Maksimuma (j) | 30 |
Larĝo | 14 mm |
Produkta Enkonduko
La Kompleksa Programebla Logika Aparato (CPLD) estas aplikaĵ-specifa Integra Cirkvito (ASIC) en la Integra Cirkvito LSI (Large Scale Integrated Circuit).Ĝi taŭgas por regado de intensa cifereca sistemo, kaj ĝia prokrasta kontrolo estas oportuna.CPLD estas unu el la plej rapide kreskantaj aparatoj en integraj cirkvitoj.
Komponentoj de CPLD
CPLD estas kompleksa programebla logika aparato kun grandskala kaj kompleksa strukturo, kiu apartenas al la gamo de grandskalaj.integraj cirkvitoj.
CPLD havas kvin ĉefajn partojn: logika tabelbloko, makrounuo, plilongigita produktoperiodo, programebla kablita aro kaj I/O-kontrolbloko.
1. Logika Tabelo-Bloko (LAB)
Logika tabelbloko konsistas el aro de 16 makroĉeloj, kaj multoblaj LABS estas kunligitaj per programebla aro (PIA) kaj tutmonda buso.
2. Makro-unuo
La makrounuo en la serio MAX7000 konsistas el tri funkciaj blokoj: logika tabelo, produkta elektmatrico kaj programebla registro.
3. Plilongigita produkta termino
Unu produktotermino de ĉiu makroĉelo povas esti inverse sendita reen al la logika tabelo.
4. Programebla kablita tabelo PIA
Ĉiu LAB povas esti konektita por formi la postulatan logikon per la programebla kablita aro.Ĉi tiu tutmonda buso estas programebla kanalo, kiu povas konekti ajnan signalfonton en la aparato al sia celloko.
5. I/O-kontrolbloko
La I/O-kontrolbloko permesas al ĉiu I/O-stifto esti individue agordita por enigo/eligo kaj dudirekta operacio.
Komparo de CPLD kaj FPGA
Kvankam ambaŭFPGAkajCPLDestas programeblaj ASIC-aparatoj kaj havas multajn komunajn trajtojn, pro la diferencoj en la strukturo de CPLD kaj FPGA, ili havas siajn proprajn karakterizaĵojn:
1.CPLD pli taŭgas por kompletigi diversajn algoritmojn kaj kombinecan logikon, kaj FP GA pli taŭgas por kompletigi sinsekvan logikon.Alivorte, FPGA estas pli taŭga por flip-flop riĉa strukturo, dum CPLD estas pli taŭga por flip-flop limigita kaj produkta termino riĉa strukturo.
2.La kontinua enruta strukturo de CPLD determinas, ke ĝia tempoprokrasto estas unuforma kaj antaŭvidebla, dum la segmentita enruta strukturo de FPGA determinas ĝian prokrastan neantaŭvideblecon.
3.FPGA havas pli da fleksebleco ol CPLD en programado.CPLD estas programita modifante la logikan funkcion kun fiksa interna ligcirkvito, dum FPGA estas programita ŝanĝante la drataron de la interna ligo.FP GA povas esti programita sub logika pordego, dum CPLD estas programita sub logika bloko.
4.La integriĝo de FPGA estas pli alta ol tiu de CPLD, kaj ĝi havas pli kompleksan kablan strukturon kaj logikan efektivigon.
5.CPLD estas pli oportuna uzi ol FPGA.CPLD-programado per E2PROM aŭ FASTFLASH-teknologio, sen ekstera memorblato, facile uzebla.Tamen, la programaj informoj de FPGA devas esti stokitaj en ekstera memoro, kaj la uzmetodo estas komplika.
6. CPLDS estas pli rapidaj ol FPgas kaj havas pli grandan tempan antaŭvideblecon.Tio estas ĉar FPGas estas pordeg-nivela programado kaj distribuitaj interligoj estas adoptitaj inter CLBS, dum CPLDS estas logika blok-nivela programado kaj la interligoj inter iliaj logikaj blokoj estas buligitaj.
7. En la programa maniero, CPLD baziĝas ĉefe sur programado de E2PROM aŭ FLASH-memoro, programado de tempoj ĝis 10,000 fojojn, la avantaĝo estas, ke la sistemo malŝaltas la programan informon ne perdiĝas.CPLD povas esti dividita en du kategoriojn: programado sur la programisto kaj programado sur la sistemo.Plejparto de la FPGA baziĝas sur SRAM-programado, la programaj informoj estas perditaj kiam la sistemo estas malŝaltita, kaj la programaj datumoj devas esti skribitaj reen al la SRAM de ekster la aparato ĉiufoje kiam ĝi estas ŝaltita.Ĝia avantaĝo estas, ke ĝi povas esti programita iam ajn, kaj ĝi povas esti programita rapide en la laboro, por atingi dinamikan agordon ĉe la tabulnivelo kaj sistemnivelo.
8.CPLD-konfidenco estas bona, FPGA-konfidenco estas malbona.
9.Ĝenerale, la potenca konsumo de CPLD estas pli granda ol tiu de FPGA, kaj ju pli alta la integriĝogrado, des pli evidenta.