A3PN060-VQG100I 100-VQFP (14×14) integra cirkvito IC FPGA 71 I/O 100VQFP unu loko aĉetas
Produktaj Atributoj
TIPO | PRISKRIBO |
Kategorio | Integraj Cirkvitoj (ICoj) Enigita FPGAoj (Field Programable Gate Array) |
Mfr | Mikroĉipa Teknologio |
Serio | ProASIC3 nano |
Pako | Pleto |
Norma Pako | 90 |
Produkta Statuso | Aktiva |
Totalaj RAM-Bitoj | 18432 |
Nombro de I/O | 71 |
Nombro de Pordegoj | 60000 |
Tensio - Provizo | 1.425V ~ 1.575V |
Munta Tipo | Surfaca Monto |
Funkcia Temperaturo | -40 °C ~ 100 °C (TJ) |
Pako / Kazo | 100-TQFP |
Provizanta Aparato Pako | 100-VQFP (14×14) |
Baza Produkta Nombro | A3PN060 |
Microsemi
Microsemi Corporation, kun ĉefsidejo en Irvine, Kalifornio, estas gvida dizajnisto, produktanto kaj merkatisto de alt-efikecaj analogaj kaj mikssignaj integraj cirkvitoj kaj altfidindaj duonkonduktaĵoj kiuj administras kaj kontrolas aŭ reguligas elektroprovizojn, protektas kontraŭ pasemaj tensiaj pikiloj kaj elsendas. , ricevi kaj plifortigi signalojn.
La produktoj de Microsemi inkluzivas memstarajn komponentojn kaj integrajn cirkvitajn solvojn, kiuj plibonigas klientajn dezajnojn plibonigante rendimenton kaj fidindecon, optimumigante bateriojn, reduktante la grandecon kaj protektante cirkvitojn.aplikoj.
Enkonduko al FPGAoj ĉe Microsemi
Microsemi akiris Actel en 2010, farante la FPGAojn de Microsemi tri jardekojn aĝaj.La FPGA-oj de Actel estis sukcese uzataj en pli ol 300 kosmoprogramoj dum la pasinta jardeko, pruvante, ke la FPGA-oj de Actel estas sendube fidindaj.
La kontraŭ-fuzeaj aparatoj estis ĉefe por la armea merkato kaj ne malfermitaj al la civila merkato, do la impreso de Actel estis ĉiam malklara ĝis 2002 kiam ĝiaj novigaj Flash-bazitaj FPGA-oj estis lanĉitaj, malkaŝante la misteron de Actel, kiu de tiam iom post iom faris. ĝia vojo al la civila merkato kaj estas konata de ĉiuj.La unua Flash-arkitekturo FPGA estis ProASIC, kies unu-pecetkarakterizaĵoj ekvivalentaj al CPLD-oj kaj malalta elektrokonsumo kaj altaj kapacitkarakterizaĵoj preter tiuj de CPLD-oj gajnis la laŭdon de evoluinĝenieroj, kaj pli kaj pli da homoj uzis Flash-arkitekturon FPGA-ojn por anstataŭigi la originajn CPLD-ojn kaj SRAM-FPGAoj.
Ĉar la bezonoj de socio daŭre ŝanĝiĝas, Actel konstante plibonigas sian FPGA-teknologion, konstante rafinas kaj riĉigas la funkciojn kaj internajn rimedojn de FPGAoj, kaj en 2005 Actel lanĉis la trian generacion de Flash-arkitekturo FPGAoj - la ProASIC3/E.La sukcesa lanĉo de la ProASIC3/E anoncis novan ondon de evoluo.La sukcesa lanĉo de la ProASIC3/E anoncis novan "batalon" inter FPGAoj.La ProASIC3/E-familio estis dizajnita en respondo al forta merkata postulo je plentaŭgaj, malmultekostaj FPGAoj por konsumanto, aŭtomobila, kaj aliaj kost-sentemaj aplikoj.La jenaj estas la produktoj de Actel.
Fuzio: la unua FPGA de la industrio kun analoga funkcieco, integrante 12-bitan AD, Flash Memory, RTC, kaj aliajn komponentojn por fari SoC realaĵon.
IGLOO: ultramalalta potenco FPGA kun unika Flash *Freeze dormreĝimo, en kiu la plej malalta energikonsumo estas ĝis 5µW kaj la stato de RAM kaj registroj estas konservita.
IGLOO2: optimumigita I/O surbaze de IGLOO, ofertante bonegan nombron da I/O-havenoj, subteno por Smitter-eksilenigaĵoj, varm-konektado kaj aliaj funkcioj.
ProASIC3L: havas ne nur la altan rendimenton de ProASIC3 sed ankaŭ malaltan energikonsumon.
Nano: la plej malalta elektra konsumo FPGA de la industrio, kun minimuma statika elektrokonsumo de 2µW, havante ultra-malgrandan 3mm*3mm pakaĵon kaj tre malaltan komencan prezon de 0,46 USD.
Ĉi tiuj serioj estas ĉiuj parto de la triageneraciaj Flash-arkitekturaj FPGA-oj de Actel, kies malsamaj trajtoj povas renkonti la bezonojn de malsamaj merkatoj kaj alporti al uzantoj larĝan gamon de opcioj kaj neatenditaj efikoj por plibonigi la konkurencivon de siaj produktoj.Ni rigardu la ekscitajn funkciojn de la triageneraciaj Flash-arkitekturaj FPGAoj de Actel.
Polarfire FPGA-familio
La PolarFire FPGA de Microsemi estas kvina-generaciaj ne-volatilaj FPGA-aparatoj kun la plej nova 28nm nevolatila procezteknologio, meza denseco kaj plej malalta konsumo, integra plej malalta potenco FPGA-arkitekturo, plej malalta potenco 12.7Gbps-ricevilo, enkonstruita malalta potenco duobla PCI Express. Gen2 (EP/RP) same kiel laŭvolaj datumsekurecaj aparatoj kaj integra malforta ĉifrada kunprocesoro.Kun ĝis 481K logikaj ĉeloj, funkciaj tensioj de 1.0V-1.05V, kaj funkciaj temperaturoj de komercaj (0°C - 100°C) kaj industriaj (-40°C - 100°C), la FPGA-produkta linio de Microsemi estas larĝa, kaj la lanĉo de PolarFire vastigas sian eblan merkaton por FPGA-oj al la 2.5 miliardoj USD mez-denseca aparato-merkato.
Kial uzi Microsemi FPGA-ojn
1 Alta sekureco
La sekureco de Actel Flash-arkitekturo FPGAs estas reflektita en 3 tavoloj de protekto.
La unua tavolo apartenas al la fizika tavolo de protekto, la transistoroj de la FPGA-arkitekturo Flash de la tria generacio de Actel estas protektitaj per 7 tavoloj da metalo, la forigo de la metala tavolo estas tre malfacile atingi inversan inĝenieradon (per iuj rimedoj por forigi metalon). tavolo por vidi la ŝanĝan staton de la internaj transistoroj kaj tiel reprodukti la dezajnon);Flash FPGAs estas nevolatilaj, neniu ekstera agorda blato estas bezonata, ununura blato, Ĝi povas esti ŝaltita kaj funkcii sen timo de interkapto de la datumfluo dum la agorda procezo.
La dua tavolo estas la ĉifrada teknologio de Flash Lock, kiu, kiel la nomo sugestas, estas ŝlosa efiko al la Flash-ĉeloj.Ĝi estas 128-bita ĉifrada algoritmo, kiu malhelpas neaŭtorizitajn operaciojn sur la blato elŝutante la ŝlosilon al la blato por ĉifrado, kaj sen la ŝlosilo, la blato ne povas esti programita, viŝita, kontrolita, ktp. La dua tavolo estas la ĉifrado de Flash Lock. teknologio, kiu estas 128-bita ĉifrada algoritmo kiu malhelpas neaŭtorizitajn operaciojn sur la blato elŝutante la ŝlosilon al la blato por ĉifrado.
La tria tavolo estas teknologio, kiu ĉifras programajn dosierojn uzante la internacie norman ĉifrad-algoritmon AES, ĉifradan algoritmon, kiu aliĝas al la usona Federal Information Processing Standards (FIPS) dokumento 192, kiu estas uzata de usonaj registaraj agentejoj por protekti sentemajn kaj publikajn informojn.La algoritmo povas enhavi ĉirkaŭ 3.4 x 1038 128-bitajn ŝlosilojn, komparite kun la 56-bita ŝlosilgrandeco en la pli frua DES-normo, kiu disponigas ĉirkaŭ 7.2 x 1016 ŝlosilojn.En 2000, la National Institute of Standards and Technology (NIST) adoptis la AES-normon por anstataŭigi la 1977-datita DES-normon, tre plibonigante la fidindecon de ĉifrado.NIST ilustras la teorian sekurecon disponigitan fare de AES montrante ke se komputika sistemo povas fendi 56-bitan DES-ŝlosilon en unu sekundo, povus daŭri proksimume 149 duilionojn da jaroj por fendi 128-bitan AES-ŝlosilon, dum la universo estas dokumentita por esti. malpli ol 20 miliardojn da jaroj, do vi povas imagi kiom fidinda estas la sekureco.
Actel Flash FPGAs, bazitaj sur ĉi-supra triobla protekto, permesas la valoran IP de la uzanto esti bone protektita kaj ankaŭ ebligi fora ISP, kiu provizos la plej fidindan sekurecon por programeblaj logikdezajnoj.
2 Alta fidindeco
Du specoj de eraroj estas neeviteblaj en SRAM-bazitaj transistoroj: Mola Eraro kaj Firma Eraro, kiuj estas kaŭzitaj de altenergiaj partikloj (neŭtronoj, partikloj) en la atmosfero bombadantaj la SRAM-transistorojn, kiuj, pro sia alta energienhavo, povas ŝanĝiĝi. la stato de la transistoro dum la kolizio kun aparta transistoro.
La tielnomita mola eraro estas ĉefe por SRAM-memoro, ekz. SRAM, DRAM, ktp. Kiam alt-energia partiklo trafas la datummemoron de SRAM, la datuma stato estos inversigita, de 0 al 1 aŭ 1 al 0, rezultante en provizora datuma eraro, kiu malaperos kiam la datumoj estas reverkitaj.Ĉi tiuj estas reakireblaj eraroj kaj povas esti reduktitaj per la enkonstruita eraro-detekto kaj korektado (EDAC) cirkulado de la FPGA.
Firvareraro estas kiam la SRAM FPGA-agorda ĉelo aŭ kabla strukturo estas bombata de energiaj partikloj en la atmosfero, rezultigante ŝanĝon en logika funkcio aŭ kabladeraro kiu rezultigos kompletan sistemfiaskon kaj daŭros ĝis kontrolita kaj korektita.
La arkitekturo Actel Flash estas imuna kontraŭ firmware-eraroj pro sia unika Flash-teknologio, kiu postulas altan tension por ŝanĝi la staton de transistoro en la Flash-procezo, postulo kiu ne povas esti plenumita per ordinaraj energiaj partikloj, do la minaco estas preskaŭ ne. -ekzistanta.
3 Malalta elektra konsumo
Ekzistas ĝenerale kvar specoj de elektrokonsumo en FPGAoj: potenco-supren, agorda potenco, statika potenco, kaj dinamika potenco.Ĝenerale, FPGA-oj havas ĉiujn kvar specojn de elektrokonsumo, dum Actel Flash-FPGA-oj havas nur statikan potencon kaj dinamikan potencon, neniun potencon aŭ agordan potencon, ĉar ekfunkciigo ne postulas grandan ekfluon, kaj malŝalton. estas nevolatile kaj ne postulas agordan procezon.
Flash-bazitaj FPGAoj estas kunmetitaj de du transistoroj per programebla ŝaltilo, dum SRAM-bazitaj FPGAoj estas kunmetitaj de ses transistoroj per programebla ŝaltilo, do pure laŭ ŝaltila elektrokonsumanalizo, Flash FPGAoj konsumas multe malpli potencon ol SRAM-FPGAoj.
La Fusion-serio subtenas malaltan konsuman reĝimon, kie la blato mem povas provizi 1.5 V-tension por la kerno kaj povas esti malŝaltita kaj vekiĝi per la interna RTC kaj la logiko de la FPGA por atingi pli malaltan energikonsumon;la Actel IGLOO kaj IGLOO+-serio de FPGA-oj estas desegnitaj por porteblaj aplikoj kun sia unika Flash* Freeze-reĝimo povas redukti senmovan konsumon de elektro-konsumo ĝis 5uW kaj ŝpari datumojn de RAM.
Actel Flash FPGAs konsumos multe malpli da potenco ol la konkurado, kaj statike kaj dinamike, kaj povas esti uzitaj en aplikoj kiuj estas potencsentemaj kaj postulas malaltan energikonsumon, ekz. PDAoj, videoludaj konzoloj, ktp.