XC2C256-7TQG144C QFP144 xilinx-blatoj 1.8V Enig-eliga kvanto 118 FLASH PLD IC elektronika
Produktaj Atributoj
TIPO | PRISKRIBO | ELEKTU |
Kategorio | Integraj Cirkvitoj (ICoj) |
|
Mfr | AMD Xilinx |
|
Serio | CoolRunner II |
|
Pako | Pleto |
|
Produkta Statuso | Aktiva |
|
Programebla Tipo | En Sistemo Programebla |
|
Malfrua Tempo tpd(1) Maks | 6,7 ns |
|
Tensia Provizo - Interna | 1.7V ~ 1.9V |
|
Nombro de Logikaj Elementoj/Blokoj | 16 |
|
Nombro de Makroĉeloj | 256 |
|
Nombro de Pordegoj | 6000 |
|
Nombro de I/O | 118 |
|
Funkcia Temperaturo | 0 °C ~ 70 °C (TA) |
|
Munta Tipo | Surfaca Monto |
|
Pako / Kazo | 144-LQFP |
|
Provizanta Aparato Pako | 144-TQFP (20×20) |
|
Baza Produkta Nombro | XC2C256 |
|
Raporti Eraron pri Produktaj Informoj
Vidi Simile
Dokumentoj kaj Amaskomunikilaro
RIMEDOTIPO | LIGO |
Datenfolioj | Datenfolio XC2C256 |
Media Informoj | Xiliinx RoHS Cert |
Elstara Produkto | CoolRunner™-II CPLD-oj |
PCN-Asembleo/Origino | Mult Dev LeadFrame Chg 29/okt/2018 |
HTML-Datenfolio | Datenfolio XC2C256 |
Mediaj kaj Eksportaj Klasifikoj
ATRIBUTO | PRISKRIBO |
RoHS-Statuso | ROHS3 Konforma |
Humid-Senteveca Nivelo (MSL) | 3 (168 Horoj) |
Statuso REACH | REACH Netuŝita |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Kompleksa programebla logika aparato (CPLD) estas logika aparato kun tute programeblaj AND/OR tabeloj kaj makroĉeloj.Makroĉeloj estas la ĉefaj konstrubriketoj de CPLD, kiuj enhavas kompleksajn logikoperaciojn kaj logikon por efektivigado de disjunkciaj normalformesprimoj.KAJ/AŬ tabeloj estas tute reprogrameblaj kaj respondecaj pri plenumado de diversaj logikfunkcioj.Makroĉeloj ankaŭ povas esti difinitaj kiel funkciaj blokoj respondecaj por elfarado de sinsekva aŭ kombina logiko.
Kompleksa programebla logika aparato estas noviga produkto kompare kun pli fruaj logikaparatoj kiel programeblaj logikaroj (PLAoj) kaj Programable Array Logic (PAL).La pli fruaj logikaparatoj ne estis programeblaj, tiel ke la logiko estis konstruita kombinante multoblajn logikfritojn kune.CPLD havas kompleksecon inter PALoj kaj kamp-programeblaj pordegaj aroj (FPGAoj).Ĝi ankaŭ havas la arkitekturajn ecojn de kaj PALoj kaj FPGAoj.La ĉefa arkitektura diferenco inter CPLD kaj FPGA estas ke FPGAoj estas bazitaj sur serĉtabeloj, dum CPLDoj estas bazitaj sur mar-de-pordegoj.
La komunaj trajtoj de CPLDoj kaj FPGAoj estas ke ili ambaŭ havas grandajn nombrojn da pordegoj kaj flekseblajn provizaĵojn por logiko.Dum komunaj trajtoj inter CPLDoj kaj PALoj inkludas ne-volatilan konfiguraciomemoron.CPLD-oj estas gvidantoj en la merkato de programeblaj logikaj aparatoj, havante multoblajn avantaĝojn kiel altnivela programado, malalta kosto, estante nevolatila kaj facile uzebla.
Akompleksa programebla logika aparato(CPLD) Estasprogramebla logika aparatokun komplekseco inter tiu dePALojkajFPGAoj, kaj arkitekturaj trajtoj de ambaŭ.La ĉefa konstrubriketo de la CPLD estas amakroĉelo, kiu enhavas logikan efektivigondisjunkta normala formoesprimoj kaj pli fakaj logikaj operacioj.
Trajtoj[redakti]
Kelkaj el la CPLD-ecoj estas komunaj kunPALoj:
- Ne-volatila agorda memoro.Male al multaj FPGAoj, ekstera agordoROMne estas postulata, kaj la CPLD povas funkcii tuj ĉe la ekfunkciigo de la sistemo.
- Por multaj heredaj CPLD-aparatoj, vojigo limigas la plej multajn logikblokojn havi enigajn kaj eligsignalojn ligitajn al eksteraj pingloj, reduktante ŝancojn por interna ŝtatstokado kaj profunde tavoligitan logiko.Ĉi tio kutime ne estas faktoro por pli grandaj CPLD-oj kaj pli novaj CPLD-produktaj familioj.
Aliaj trajtoj estas komunaj kunFPGAoj:
- Granda nombro da pordegoj haveblaj.CPLD-oj kutime havas la ekvivalenton de miloj al dekoj de milojlogikaj pordegoj, permesante efektivigon de modere komplikaj datumtraktaparatoj.PALoj tipe havas kelkcent pordekvivalentojn maksimume, dum FPGAoj tipe intervalas de dekoj de miloj ĝis pluraj milionoj.
- Kelkaj provizoj por logiko pli fleksebla olsumo de produktoesprimoj, inkluzive de komplikaj religvojoj inter makroĉeloj, kaj specialeca logiko por efektivigado de diversaj ofte uzitaj funkcioj, kiel ekzempleentjero aritmetiko.
La plej rimarkinda diferenco inter granda CPLD kaj malgranda FPGA estas la ĉeesto de sur-blata nevolatila memoro en la CPLD, kio permesas al CPLD-oj esti uzataj por "ekŝargilo” funkcioj, antaŭ transdoni kontrolon al aliaj aparatoj ne havantaj sian propran konstantan programstokadon.Bona ekzemplo estas kie CPLD estas uzata por ŝarĝi agordajn datumojn por FPGA el ne-volatila memoro.[1]
Distingoj[redakti]
CPLDoj estis evolua paŝo de eĉ pli malgrandaj aparatoj kiuj antaŭis ilin,PLA-oj(unue sendite perSignetiko), kajPALoj.Tiuj siavice estis antaŭitaj denorma logikoproduktoj, kiuj ofertis neniun programeblecon kaj kutimis konstrui logikfunkciojn fizike kabligante plurajn normajn logikfritojn (aŭ centojn da ili) kune (kutime kun drataro sur presita cirkvito aŭ tabuloj, sed foje, precipe por prototipado, uzantedrato envolvaĵodrataro).
La ĉefdistingo inter FPGA kaj CPLD aparatarkitekturoj estas ke CPLDoj estas interne bazitaj surserĉtabeloj(LUToj) dum FPGAoj uzaslogikaj blokoj.