10AX115H2F34E2SG FPGA Arria® 10 GX Familio 1150000 Ĉeloj 20nm Teknologio 0.9V 1152-Pin FC-FBGA
Produktaj Teknikaj Specifoj
EU RoHS | Konforma |
ECCN (Usono) | 3A991 |
Parto Statuso | Aktiva |
HTS | 8542.39.00.01 |
SVHC | Jes |
SVHC superas la sojlon | Jes |
Aŭtomobilo | No |
PPAP | No |
Familia nomo | Arria® 10 GX |
Proceza Teknologio | 20nm |
Uzanto I/Os | 504 |
Nombro de Registroj | 1708800 |
Funkcia Livertensio (V) | 0.9 |
Logikaj Elementoj | 1150000 |
Nombro de Multiplikiloj | 3036 (18x19) |
Programa Memoro-Tipo | SRAM |
Enigita Memoro (Kbit) | 54260 |
Suma Nombro de Bloko RAM | 2713 |
EMACoj | 3 |
Aparaj Logikaj Unuoj | 1150000 |
Aparato Nombro de DLL-oj/PLL-oj | 32 |
Transceiving Channels | 96 |
Dissendila Rapido (Gbps) | 17.4 |
Dediĉita DSP | 1518 |
PCIe | 4 |
Programebleco | Jes |
Reprogrameblo Subteno | Jes |
Kopiprotekto | Jes |
En-Sistema Programebleco | Jes |
Rapida Grado | 2 |
Unu-finitaj I/O-Normoj | LVTTL|LVCMOS |
Ekstera Memora Interfaco | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
Minimuma Funkcia Livertensio (V) | 0,87 |
Maksimuma Operacia Livertensio (V) | 0.93 |
I/O-tensio (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
Minimuma Operacia Temperaturo (°C) | 0 |
Maksimuma Operacia Temperaturo (°C) | 100 |
Provizanta Temperatura Grado | Etendita |
Komercnomo | Arria |
Muntado | Surfaca Monto |
Paka Alteco | 2.95 |
Pako Larĝo | 35 |
Pako Longo | 35 |
PCB ŝanĝiĝis | 1152 |
Norma Paka Nomo | BGA |
Provizanta Pako | FC-FBGA |
Pinglo-kalkulo | 1152 |
Plumbo Formo | Pilko |
La diferenco kaj rilato inter FPGA kaj CPLD
1. FPGA-difino kaj karakterizaĵoj
FPGAadoptas novan koncepton nomitan Logic Cell Array (LCA) kaj Configurable Logic Block (CLB) kaj Input Output (IOB) Block and Interconnect.La agordebla logika modulo estas la baza unuo por realigi la uzantan funkcion, kiu kutime estas aranĝita en tabelo kaj disvastigi la tutan blaton.La enig-eliga modulo IOB kompletigas la interfacon inter la logiko sur la blato kaj la ekstera pakstifto, kaj estas kutime aranĝita ĉirkaŭ la pecetaro.Interna drataro konsistas el diversaj longoj de dratsegmentoj kaj kelkaj programeblaj konektŝaltiloj, kiuj ligas diversajn programeblajn logikblokojn aŭ I/O-blokojn por formi cirkviton kun specifa funkcio.
La bazaj trajtoj de FPGA estas:
- Uzante FPGA por desegni ASIC-cirkviton, uzantoj ne bezonas projekti produktadon, povas akiri taŭgan blaton;
- La FPGA povas esti uzata kiel pilotprovaĵo de aliaj plene personecigitaj aŭ duon-adaptitajASIC-cirkvitoj;
- Estas abundaj ellasiloj kaj I/O-pingloj en FPGA;
- FPGA estas unu el la aparatoj kun la plej mallonga dezajnociklo, la plej malalta evolukosto kaj la plej malalta risko en ASIC-cirkvito.
- FPGA adoptas altrapidan CHMOS-procezon, malaltan energikonsumon, kaj povas esti kongrua kun CMOS kaj TTL-niveloj.
2, CPLD-difino kaj karakterizaĵoj
CPLDestas ĉefe kunmetita de programebla Logic Macro Cell (LMC) ĉirkaŭ la centro de la programebla interkoneksa matrica unuo, en kiu la LMC-logika strukturo estas pli kompleksa, kaj havas kompleksan I/O-unuan interkonektstrukturon, povas esti generita de la uzanto laŭ la bezonoj de la specifa cirkvito strukturo, por kompletigi certajn funkciojn.Ĉar la logikblokoj estas interligitaj kun fikslongaj metaldratoj en CPLD, la dizajnita logikcirkvito havas tempan antaŭvideblecon kaj evitas la malavantaĝon de nekompleta prognozo de la tempigo de segmentita interkonektstrukturo.De la 1990-aj jaroj, CPLD evoluis pli rapide, ne nur kun elektraj forviŝkarakterizaĵoj, sed ankaŭ kun altnivelaj ecoj kiel ekzemple randskanado kaj reta programado.
La karakterizaĵoj de CPLD-programado estas kiel sekvas:
- Logikaj kaj memoraj rimedoj abundas (Cypress De1ta 39K200 havas pli ol 480 Kb da RAM);
- Fleksebla tempomodelo kun redundaj vojaj rimedoj;
- Fleksebla por ŝanĝi la pinglo-eligon;
- Povas esti instalita en la sistemo kaj reprogramita;
- Granda nombro da I/O-unuoj;
3. Diferencoj kaj ligoj inter FPGA kaj CPLD
CPLD estas la mallongigo de kompleksa programebla logika aparato, FPGA estas la mallongigo de kampo programebla pordega tabelo, la funkcio de la du estas esence la sama, sed la efektiviga principo estas iomete malsama, do ni foje povas ignori la diferencon inter la du, kolektive. referite kiel programebla logika aparato aŭ CPLD/FPGA.Estas pluraj kompanioj produktantaj CPLD/FPGas, la plej grandaj tri estas ALTERA, XILINX kaj LAT-TICE.CPLD-malkompona kombina logika funkcio estas tre forta, makro-unuo povas malkomponi dekduon aŭ eĉ pli ol 20-30 kombinecan enigaĵon.Tamen, LUT de FPGA povas nur pritrakti la kombinan logikon de 4 enigaĵoj, tiel ke CPLD estas taŭga por dizajnado de kompleksa kombina logiko kiel ekzemple malkodado.Tamen, la produktada procezo de FPGA determinas, ke la nombro da LUT-oj kaj ellasiloj enhavitaj en la FPGA-peceto estas tre granda, ofte miloj da miloj, CPLD ĝenerale povas atingi nur 512 logikaj unuoj, kaj se la peceto estas dividita per la nombro da logikaj. unuoj, la meza logika unukosto de FPGA estas multe pli malalta ol tiu de CPLD.Do se granda nombro da ellasiloj estas uzataj en la dezajno, kiel projektado de kompleksa tempologiko, tiam uzi FPGA estas bona elekto.
Kvankam kaj FPGA kaj CPLD estas programeblaj ASIC-aparatoj kaj havas multajn komunajn karakterizaĵojn, pro la diferencoj en la strukturo de CPLD kaj FPGA, ili havas siajn proprajn karakterizaĵojn:
- CPLD pli taŭgas por kompletigi diversajn algoritmojn kaj kombinecan logikon, kaj FPGA pli taŭgas por kompletigi sinsekvan logikon.Alivorte, FPGA estas pli taŭga por flip-flop riĉa strukturo, dum CPLD estas pli taŭga por flip-flop limigita kaj produkta termino riĉa strukturo.
- La kontinua vojigstrukturo de CPLD determinas ke ĝia tempprokrasto estas unuforma kaj antaŭvidebla, dum la segmentita vojigstrukturo de FPGA determinas ke ĝia prokrasto estas neantaŭvidebla.
- FPGA havas pli da fleksebleco ol CPLD en programado.
- CPLD estas programita modifante la logikan funkcion de fiksa interna cirkvito, dum FPGA estas programita ŝanĝante la drataron de la interna ligo.
- Fpgas povas esti programita sub logikaj pordegoj, dum CPLDS estas programita sub logikaj blokoj.
- FPGA estas pli integra ol CPLD kaj havas pli kompleksan drataran strukturon kaj logikan efektivigon.
Ĝenerale, la elektrokonsumo de CPLD estas pli granda ol tiu de FPGA, kaj ju pli alta la integriĝogrado, des pli evidenta.